|
|
陳伯奇 Poki Chen |
職稱 |
|
教授 |
|
學歷 |
|
國立臺灣大學電機博士 |
|
電子郵件 |
|
辦公室 |
|
EE 807-2 |
Office Hours |
T: 14:00~17:00; R:14:00~17:00 |
電話 |
886-2-27376400 |
傳真 |
886-2-27376424 (To: Poki Chen) |
個人網頁 |
|
實驗室 |
|
研究領域 |
類比IC設計與佈局、混合模式IC設計與佈局、驅動IC、電源管理IC。研發項目包含:溫度感測器,PLL,DLL,ADC,DAC,責任週期校正電路,時間至數位轉換器,數位至時間轉換器,DPWM...等。 |
開授課程 |
類比積體電路設計、類比積體電路佈局、高等類比混合積體電路佈局與實習、平面顯示器IC設計、電子學(一)(二)、電子學實習(一)(二) |
現職及經歷 |
|||
2014.08 |
~ |
迄今 |
台科大電子系主任 |
2013.04 |
~ |
2014.07 |
台科大創新育成中心主任 |
2011.04 |
~ |
2012.03 |
中華民國優良廠商協會榮譽顧問暨評鑑委員 |
2011.02 |
~ |
till now |
國立台灣科技大學 電子工程系 教授 |
2010.11 |
~ |
till now |
國立台灣科技大學系統晶片研發中心主任 |
2007.07 |
~ |
till now |
經濟部標準檢驗局 電子工程國家標準技術委員會 委員 |
2007.05 |
~ |
till now |
司法院 專利行政訴訟事件諮詢小組 委員 |
2006.03 |
~ |
till now |
經濟部 智慧財產局 專利代理人 |
2006.02 |
~ |
2011.02 |
國立台灣科技大學 電子工程系 副教授 |
2002.06 |
~ |
till now |
中華電信 中華電信研究所 電信設備驗證委員會委員 |
2001.08 |
~ |
2006.12 |
經濟部 智慧財產局 專利審查委員 |
2001.08 |
~ |
2006.01 |
國立台灣科技大學 電子工程系 助理教授 |
2001.02 |
~ |
till now |
消費者文教基金會 委員 |
1988.08 |
~ |
2001.07 |
國立台灣科技大學 電子工程系 講師 |
榮譽及獎勵 |
|
2015 |
擔任IEEE International Future Energy Electronics Conference (IFEEC 2015) 國際會議之 榮譽術議程委員主席 |
2015 |
第四屆次世代電子國際論壇領域主席 |
2014 |
第十四屆旺宏金矽獎---最佳指導教授獎 |
2014 |
擔任IEEE SOC Conference (SOCC) 2014國際會議之技術議程委員 |
2014 |
擔任IEEE International Conference on Intelligent Green Building and Smart Grid (IGBSG 2014)組織會議主席 |
2014 |
擔任The International Conference on Electronics and Circuits(ECC 2014)國際會議之技術講程委員 |
2014 |
International Conference on Electrical, Instrumentation and Control Engineering (EICE 2014) 組織會議委員 |
2013 |
IEEE Access國際期刊編輯 |
2013 |
擔任IEEE SOC Conference (SOCC) 2013國際會議之技術議程委員 |
2013 |
擔任IEEE NoMe TDC 2013國際會議之國際議程委員會委員 |
2012 |
擔任IEEE SOC Conference (SOCC) 2012國際會議之技術議程委員(並應邀出席主持其中兩場會議) |
2012 |
2012 IEEE VLSI設計自動護與測試(VLSI-DAT)國際會議議程主席 |
2012 |
International Scholarly Research Network (ISRN) Electronics 編輯委員 |
2012 |
應邀擔任Panasonic Taiwan 留日獎學金之面試評審 |
2012 |
承辦IEEE ASID 2012國際會議,榮任大會聯合主席(General Co-Chairman) |
2011 |
第十一屆旺宏金矽獎-最佳指導教授獎 |
2011 |
印尼巴里島QiR國際會議受邀演講 |
2011 |
IEEE Midwest Symposium on Circuits and Systems 議程主席 |
2011 |
2011 IEEE International Conference on Anti-counterfeiting, Security, and Identification 大會主題演講 |
2011 |
VLSI/CAD 2011 議程委員 |
2011 |
IEEE Transactions on Very Large Scale Integration Systems期刊副編輯 |
2011 |
應邀至Seoul National University做專題演講 |
2011 |
擔任IEEE SOC Conference (SOCC)國際會議之技術議程委員 |
2011 |
應中國國際人才交流基金會邀請至北京講授『ADC/DAC Design』短期課程 |
2010 |
VLSI/CAD 2010 議程委員 |
2010 |
IEEE ISNE 2010 國際會議議程委員 |
2010 |
印尼SITIA 2010國際會議之keynote speaker |
2010 |
自強基金會榮譽教師 |
2010 |
CIC晶片製作佳作設計獎 |
2010 |
印尼泗水理工大學研究生之guest lecturer |
2009 |
VLSI/CAD 2009 議程委 |
2009 |
IEEE PEDS 國際會議網路組委員 |
2009 |
CIC晶片製作佳作設計獎 |
2008 |
VLSI/CAD 2008 議程委員 |
2008 |
2008 AMDPE國際研討會議程委員與議程主席 |
2008 |
2008年系統雛型與電路設計創新應用研討會議程委員 |
2007 |
VLSI/CAD 2007 議程委員 |
1999 |
行政院三等服務獎章 |
1994 |
全校教學優良教師 |
1993 |
全校教學優良教師 |
研究成果 (2000~迄今) |
期刊 |
· Poki Chen, Shou-Zhi Chen, You-Sheng Shen and You-Jyun Peng,“All-Digital Time-Domain Smart Temperature Sensor with an Inter-Batch Inaccuracy of -0.7oC~+0.6oC after One-Point Calibration,” IEEE Transactions on Circuits and Systems I, , Vol. 58, pp.913-920, May 2011. |
· Poki Chen, Po-Yu Chen, Juan-Shan Lai and Yi-Jin Chen, “FPGA Vernier Digital-to-Time Converter with 1.58ps Resolution and 59.3 Minutes Operation Range,” IEEE Transactions on Circuits and Systems I, Vol. 57, pp.1134-1142, June 2010. |
· Poki Chen, Chun-Chi Chen, Yu-Han Peng, Kai-Ming Wang and Yu-Shin Wang, “A Time-Domain SAR Smart Temperature Sensor with Curvature Compensation and a 3-sigma Inaccuracy of -0.4oC~+0.6oC over a 0oC to 90oC Range,” IEEE Journal of Solid-State Circuits, Vol. 45, pp. 600-609, Mar. 2010. |
· Poki Chen, Po-Yu Chen, Juan-Shan Lai and Yi-Jin Chen, “FPGA Vernier Digital-to-Time Converter with 1.58ps Resolution and 59.3 Minutes Operation Range,” IEEE Transactions on Circuits and Systems I, to be printed. |
· Poki Chen, Tuo-Kuang Chen, Yu-Shin Wang and Chun-Chi Chen, “A Time-Domain Sub-Micro Watt Temperature Sensor with Digital Set-Point Programming,” IEEE Sensors Journal, Vol. 9, pp. 1639-1646, Dec 2009. |
· Poki Chen and Ting-Chun Liu, “Switching Schemes for Reducing Capacitor Mismatch Sensitivity of Quasi-Passive Cyclic DAC,” IEEE Transactions on Circuits and Systems II, Vol. 56, pp. 26-30, Jan. 2009. |
· Poki Chen, Mon-Chau Shie, Zhi-Yuan Zheng, Zi-Fan Zheng and Chun-Yan Chu, “A Fully Digital Time Domain Smart Temperature Sensor Realized with 140 FPGA Logic Elements”, IEEE Transactions on Circuits and Systems I, Vol. 54, pp.2661-2668, Dec 2007. |
· Poki Chen, Chun-Chi Chen, Jia-Chi Zheng and You-Sheng Shen, “A PVT Insensitive Vernier-Based Time-to-Digital Converter with Extended Input Range and High Accuracy,” IEEE Transaction on Nuclear Science, vol. 54, pp. 294-302, Apr 2007. |
· Poki Chen, Mao-Hsing Chiang, Yung-Hsing Jen and Chun-Chi Chen “The Perfect Layouts for Matching Multiple Cascode Current Sources under Parabolic Parameter Gradient,” WSEAS transactions on systems, Issue 1, Vol. 5, pp. 264-270, Jan 2006. |
· Chun-Chi Chen, Poki Chen, An-Wei Liu, Wen-Fu Lu and Yu-Chi Chang “An Accurate CMOS Delay-Line-Based Smart Temperature Sensor for Low-Power Low-Cost Systems” Meas. Sci. Technol., Vol. 17, No. 4, pp.840-P.846, Apr 2006. |
· Poki Chen, Chun-Chi Chen and You-Sheng Shen, “A Low Cost Low Power CMOS Time-to-Digital Converter Based on Pulse Stretching,” IEEE Transaction on Nuclear Science, vol. 53, no. 4, pp. 2215-2220, Aug. 2006 |
· Poki Chen, Chun-Chi Chen, Chin-Chung Tsai, and Wen-Fu Lu, “A Time-to-Digital-Converter-Based CMOS Smart Temperature Sensor,” IEEE Journal of Solid-State Circuits, Vol. 40, Issue 8, pp. 1642 – 1648, Aug. 2005. |
· Chun-Chi Chen, Poki Chen, Chorng-Sii Hwang, Wei Chang , “A Precise Cyclic CMOS Time-to-Digital Converter with Low Thermal Sensitivity,” IEEE Transaction on Nuclear Science, Vol. 52, No. 4, pp.834-838, Aug. 2005. |
· Chorng-Sii Hwang, Poki Chen, and Hen-Wai Tsao, “A high-precision time-to-digital converter using a two-level conversion scheme”, IEEE Transaction on Nuclear Science, vol.51, Issue.4, pp.1349-1352, Aug. 2004. |
· Poki Chen, Shen-Iuan Liu, and Jingshown Wu, "A CMOS Pulse-Shrinking Delay Element For Time Interval Measurement, " IEEE CAS-II, Vol. 47, No. 9, pp. 954-8, Sep. 2000. |
會議 |
· Poki Chen, Shou-Zhi Chen, You-Sheng Shen and You-Jyun Peng,“All-Digital Time-Domain Smart Temperature Sensor with an Inter-Batch Inaccuracy of -0.7oC~+0.6oC after One-Point Calibration,” International Electron Devices and Materials Symposium (IEDMS), Taipei, Taiwan, Nov. 2011. (Invited Talk) |
· Poki Chen, Kai-Ming Wang, Chuan-Yuan Li, Po-Yu Chen, Juan-Shan Lai and Cheng-Wei Liu, “CMOS Time-to-Digital Converter with Low PVT Sensitivity 20.8ps Resolution and -0.25~0.22 LSB Inaccuracy,” IEEE International Conference on Anti-counterfeiting, Security, and Identification (ASID), to be published, Xiamen, China, June 2011. (Keynote Speech) |
· Poki Chen, Shou-Chih Chen, You-Sheng Shen and Li-Tse Lo, “Going from Analogue to Digital: FPGA-Realizable Temperature Sensor with One-Point Calibration Support,” The 12th International Conference on QiR (Quality in Research), to be published, Bali, Indonesia, July 2011. (Invited Paper) |
· Poki Chen, Kai-Ming Wang, Chuan-Yuan Li, Po-Yu Chen, Juan-Shan Lai and Cheng-Wei Liu, “CMOS Time-to-Digital Converter with Low PVT Sensitivity 20.8ps Resolution and -0.25~0.22 LSB Inaccuracy,” IEEE International Conference on Anti-counterfeiting, Security, and Identification (ASID), to be published, Xiamen, China, June 2011. (Keynote Speech) |
· Poki Chen, Tuo-Kuang Chen, Hsiao-Tzu Hu,Yu-Han Peng and Yi-Jin Chen, “A Digital Pulse Width Modulator Based on Pulse Shrinking Mechanism,” IEEE PEDS 2009, No. 433, Nov. 2009. |
· Poki Chen, Juan-Shan Lai and Po-Yu Chen, “A FPGA Vernier Digital-to-Time Converter with 3.56ps Resolution and -0.23~+0.2LSB Inaccuracy,” IEEE CICC, pp.209-212, Sept. 2008. |
· Poki Chen, Chun-Chi Chen, Kai-Ming Wang, Yu-Han Peng, Yu-Shin Wang, “A Time-Domain SAR Smart Temperature Sensor with -0.25~+0.35oC Inaccuracy for On-Chip Monitoring,” IEEE ESSCIRC 2008, pp. 70-73, Sept. 2008. |
· Poki Chen, Shi-Wei Chen and Juan-Shan Lai, “A Low Power Wide Range Duty Cycle Corrector Based on Pulse Shrinking/Stretching Mechanism,” IEEE A-SSCC 2007, 17-5, pp. 460-463, Nov. 2007. |
· Poki Chen, Chun-Chi Chen, and Kai-Ming Wang, “A SAR-Based Smart Temperature Sensor with Binary-Weighted Search Algorithm,” 2007 VLSI/CAD Symposium, C3-3, Aug. 2007. |
· Poki Chen, Mon-Chau Shie, Zi-Fan Zheng, Chun-Yan Chu and Yun-Yuan Shih, "A Fully Digital Low Cost Time Domain Smart Temperature Sensor with Extremely Tiny Size," IEEE A-SSCC, pp.147~153, Nov. 2006. |
· Chun-Chi Chen, Poki Chen and You-Sheng Shen, “A Low Power CMOS Time-to-Digital Converter Based on Duty Cycle Controllable Pulse Stretcher,” IEEE ESSCIRC 2006, pp.316-319, Sept. 2006. |
· Poki Chen, Chun-Chi Chen, Tuo-Kuang Chen and Shi-Wei Chen, “A Time-Domain Mixed-Mode Temperature Sensor with Digital Set-Point Programming,” IEEE CICC 2006, pp.821-824, Sept 2006. |
· Yung-Hsing Jen, Mao-Hsing Chiang, Chun-Chi Chen, and Poki Chen, “A perfect matching layout for multiple cascode current sources,” 2005 WSEAS Int. Conf. on DYNAMICAL SYSTEMS and CONTROL, pp.529-534, Nov. 2005 |
· Chun-Chi Chen, An-Wei Liu , Yu-Chi Chang, and Poki Chen, “An Accurate CMOS Time-to-Digital-Converter-Based Smart Temperature Sensor with Negative Thermal Coefficient,” The 4th IEEE conference on sensors, pp.849-852, Oct. 2005. |
· Poki Chen, Jia-Chi Zheng, Chun-Chi Chen, “A Monolithic Vernier-Based Time-to-Digital Converter with Dual PLLs for Self-Calibration,” IEEE CICC 2005, P-32, pp.321-324, Sep. 2005. |
· Chun-Chi Chen, Wen-Fu Lu, Chin-Chung Tsai, Poki Chen, "A Time-to-Digital-Converter-Based CMOS Smart Temperature Sensor," ISCAS 2005, pp. 560-563, May 2005. |
· Chun-Chi Chen, Wei Chang and Poki Chen, “A Precise Cyclic CMOS Time-to-Digital Converter with Low Thermal Sensitivity,” 2004 IEEE Nuclear Science Symposium, vol. 3, pp. 1364-1367, Oct. 2004. |
· Chorng-Sii Hwang, Poki Chen, and Hen-Wai Tsao, “A wide-range and fast-locking clock synthesizer IP based on delay-locked loop”, IEEE ISCAS 2004, Vol.1, pp. 785-788, May 2004. |
· Chorng-Sii Hwang, Poki Chen, Hen-Wai Tsao, "A High-Precision Time-To-Digital Converter Using A Two-Level Conversion Scheme", 2003 IEEE Nuclear Science Symposium, Vol.1, pp. 174-176, Oct. 2003. |
· Wei Chang , Mao-Hsing Chiang, and Poki Chen, “A Highly Accurate Cyclic CMOS Time to Digital Converter with Temperature Compensation”, The 14th VLSI Design/CAD Symposium, pp.573-576, Aug. 2003. |
· Chorng-Sii Hwang, Poki Chen, Hen-Wai Tsao, “A High-Resolution and Fast-Conversion Time-to-Digital Converter,” ISCAS 2003, Vol. 1, pp.37-40, May 2003. |
專利 |
· 陳伯奇、陳俊吉、陳拓光,“時域數位溫度感測系統及其方法”, 中華民國專利,發明第I355485號,自2012年1月1日至2027年12月3日止。 |
· 陳伯奇、鄭子凡,“全數位溫度感測電路及方法” ,中華民國專利,發明第I294029號,自2008年03月1日至2026年10月29日止 |
· 陳伯奇、陳俊吉、蔡志忠,“數位溫度感測系統”,中華民國專利,發明第I275782號,自自2007年03月11日至2026年01月12日止 |
· 陳伯奇、劉深淵、吳靜雄,"具深次奈秒解析度之互補型金氧半脈衝縮減延遲元件",中華民國專利,發明第一三零四一三號,自民國九十年四月十一日至一零七年十二月三十日止 |
· Poki Chen, Shen-Iuan Liu, and Jingshown Wu, “CMOS pulse shrinking delay element with deep subnanosecond resolution,” U.S. Patent, No: 6288587, 2001.9.11 - 2019.4.6 |
· Poki Chen, Shen-Iuan Liu, Hern-Wei Tsao and Jingshown Wu, "SIGNAL PROCESSING APPARATUS," U.S. Patent, No: 6118390, 2000.9.12 - 2017.10.10 |
著作 |
其他 |
· Bing Sheu, San-Liang Lee, Poki Chen, Peter Chung-Yu Wu, Liang-Gee Chen, Soe-Tsyr Yuan and Shuo-Yan Chou, Sharing Experiences from Forum on “Global Talents Competitiveness in Man / Machine Symbiotic World”, IEEE Circuits and Systems Society Newsletters, Volume 6, Number 3, June 2012. |
· 陳伯奇、陳首志,“廉價且低功耗之全數位溫度感測器 ”,電子月刊,2008 年8 月 |
· 陳伯奇、陳拓光,“超低面積與功耗之內嵌式數位溫控器設計”,電子月刊,174-186頁,2007年9月 |
研究計畫 |
|||
計畫名稱 |
計畫總額 |
執行期限 |
委託單位 |
智慧型民生能源管理系統研究與開發(3/3) |
7,066,000 |
100.10.01~101.09.30 |
國科會 |
廉價低功耗低製程與電壓變異敏感性且支援 單點校正之智慧型溫度感測器 |
883,000 |
100.08.01~101.07.31 |
國科會 |
智慧建築電能監控系統應用專題 |
2,934,000 |
100.08.01~101.07.31 |
教育部 |
溫度感測器 |
600,000 |
100.05.01~101.04.30 |
盛群半導體股份有限公司 |
模組化高效率電能回收型燒機測試系統(3/3) |
4,957,000 |
99.11.01~100.10.31 |
國科會 |
智慧型民生能源管理系統研究與開發(2/3) |
7,006,000 |
99.10~100.09 |
國科會 |
具數位自我校準之高精度時間至數位轉換器(II) |
1,131,000 |
99.08 ~ 100.07 |
國科會 |
台荷跨國積體電路研究與設計之學術交流合作計畫 |
437,500 |
99.03~99.12 |
國科會 |
台美跨國積體電路研究與設計之學術交流合作計畫 |
609,788 |
98.3-98.12 |
教育部 |
模組化高效率電能回收型燒機測試系統(2/3) |
4,361,000 |
98.11~99.10 |
國科會 |
智慧型民生能源管理系統研究與開發(1/3) |
7,006,000 |
98.10~99.09 |
國科會 |
具數位自我校準之高精度時間至數位轉換器(I) |
709,000 |
98.08-99.07 |
國科會 |
模組化高效率電能回收型燒機測試系統 (1/3) |
4,687,000 |
97.11~98.10 |
國科會 |
高精度與低製程、電壓、溫度變異敏感度之脈衝擴展式時間至數位轉換器及其應用(II) |
1,124,000 |
97.08~98.07 |
國科會 |
提升技職院校類比積體電路設計與教學之國際學術交流計畫 |
750,000 |
97.03~97.12 |
教育部 |
高精度與低製程、電壓、溫度變異敏感度之脈衝擴展式時間至數位轉換器及其應用 |
883,000 |
96.8~97.7 |
國科會 |
以雙鎖相迴路為核心之游標尺式高精度數位至時間轉換器 |
742,000 |
95.8~96.7 |
國科會 |
高頻積體電路設計應用之國際產學實務研發合作與交流計畫 |
625,910 |
95.03~95.12 |
教育部 |
動態灰階快速反應時間技術 |
1,500,000 |
95.01~95.12 |
教育部 |
具雙鎖相迴路之游標尺式時間至數位轉換器 |
594,000 |
94.8~95.7 |
國科會 |
TFTLCD時序控制IC之研究與設計 |
482,800 |
94.8.4~94.12.31 |
教育部 |
以延遲鎖定迴路為核心之游標尺式時間至數位轉換器 |
610,000 |
93.8~94.7 |
國科會 |
超大型積體電路與系統設計教育改進計畫—課程推廣計畫 |
660,000 |
93.3~93.12 |
教育部 |
廉價、高精度、以時間至數位轉換器為核心之智慧型溫度感測器 |
685,900 |
92.8~93.7 |
國科會 |
超大型積體電路與系統設計教育改進計畫—課程推廣計畫子計畫「類比積體電路設計與佈局」 |
1,125,000 |
92.3~92.12 |
教育部 |
數位視訊廣播系統共同頭端有條件式接取擾碼平台之研製 |
620,350 |
92.12.1~93.11.30 |
國科會 |
循環式時間至數位轉換器之溫敏特性研究與應用 |
534,700 |
91.8~92.7 |
國科會 |
指導論文 |
|||
博士生 |
|||
學年 |
論文題目 |
學生 |
|
95 |
互補式金氧半時域智慧型溫度感測器之設計與實作 |
陳俊吉 |
|
碩士生 |
|||
學年 |
論文題目 |
學生 |
|
101 |
具自我校正應用於生醫感測之廉價低功耗高精度時域類比至數位轉換器 |
林韋成 |
|
101 |
應用於八倍超取樣D類立體聲放大器之十六位元數位脈衝寬度調變器 |
廖建昇 |
|
101 |
卓佩蓉 |
|
|
101 |
胡奕強 |
|
|
100 |
高效柔切式直流/交流變流器控制晶片 |
李雅穎 |
|
100 |
應用於高訊雜比之D類音頻放大器之高精度數位脈衝寬度調變器 |
謝侑良 |
|
100 |
以現場可程式化閘陣列實現延遲回繞法為基礎之時間至數位轉換器 |
賴威諭 |
|
100
|
高效能交錯式半橋串聯諧振轉換控制晶片 |
邱冠幀 |
|
100 |
具高精度及低功耗之時域類比至數位轉換器 |
劉彥宏 |
|
100 |
低功耗低供應電壓敏感度之高精度時域智慧型溫度感測器 |
陳怡伶 |
|
99 |
具3.9微微秒解析度之自我校準式時間至數位轉換電路 |
古孝澤 |
|
99 |
以現場可程式化閘陣列實現低製程、電壓與溫度變異敏感性之時間至數位轉換電路 |
鄭秀喆 |
|
99 |
具數位自我校正之寬頻高精度數位脈衝寬度調變器 |
劉正偉 |
|
99 |
低PVT變異敏感性之高精度時域智慧型溫度感測器 |
羅立澤 |
|
99 |
雙延遲鎖定迴路為核心之高精度數位至時間轉換器 |
楊家睿 |
|
98 |
以非線性電容實現之高精度資料轉換器 |
周祐生 |
|
98 |
高精度時域類比至數位轉換器 |
林亞毅 |
|
98 |
低供應電壓敏感度高精度之智慧型溫度感測器 |
彭友均 |
|
98 |
高效智慧型半橋串聯諧振轉換控制晶片 |
林昆鴻 |
|
97 |
以兩組多相位鎖相迴路實現之高精度數位至時間轉換器 |
王堉鋅 |
|
97 |
低抖動電流式循序漸近校準延遲鎖定迴路 |
胡孝慈 |
|
97 |
基於脈波縮減/擴增機制之低抖動寬範圍工作週期校正電路 |
陳怡瑾 |
|
97 |
以FPGA實現之高精度游標卡尺法數位至時間轉換電路 |
陳柏宇 |
|
97 |
以循序逼近負載電容調整為基礎之高精度工作週期校正電路 |
陳首志 |
|
97 |
具數位自我校正之游標卡尺式時間至數位轉換器 |
彭郁涵 |
|
96 |
雙PLL核心之高精度數位至時間轉換器 |
嚴吉緯 |
|
96 |
具數位校準之時間至數位轉換器 |
劉亭君 |
|
96 |
低功耗廉價之循序漸進式智慧型溫度感測器 |
蔡健明 |
|
96 |
具高精度自我校準脈衝擴展器之時間至數位轉換器 |
王凱民 |
|
95 |
利用脈波縮減/增加機制之工作週期校正電路 |
陳世崴 |
|
95 |
游標卡尺法之時間至數位轉換器 |
沈宥昇 |
|
95 |
使用互補延遲線之數位脈波寬度調變器 |
朱俊彥 |
|
95 |
具備可程式數位設定點之時間軸混合模式溫度感測器 |
陳拓光 |
|
94 |
切換電容式二階三角積分器 |
鄭彥誠 |
|
94 |
游標尺式數位至時間轉換器 |
王鈞弘 |
|
94 |
適用於IEEE802.11a CMOS 5.2G前端電路及UWBLNA |
辜東陽 |
|
93 |
傳輸線效應在不同頻域的低雜訊放大器之研究 |
江茂興 |
|
93 |
以SOPC實現投影與樹狀決策式之光學字元辨識 |
洪偉騰 |
|
93 |
具自動校準功能之循環式時間至數位轉換器 |
張育麒 |
|
93 |
具自我校準之游標卡尺法時間至數位轉換器 |
鄭家麒 |
|
92 |
以循環式時間至數位轉換器為基礎之溫度至數位轉換器 |
呂文福 |
|
92 |
循環式時間至數位轉換器溫敏特性之研究及其應用 |
劉安偉 |
|
91 |
溫度補償之高精度循環縮減法時間至數位轉換器 |
張 洧 |
|
91 |
CMOS射頻前級接收電路之研製 |
古官田 |
|
91 |
低溫敏時間至數位轉換器之設計製作及其應用 |
陳俊吉 |
|
91 |
以游標卡尺延遲線為核心之時間至數位轉換器 |
蔡志忠 |
|
指導論文
博士生
學年
論文題目
學生
95
互補式金氧半時域智慧型溫度感測器之設計與實作
陳俊吉
碩士生
學年
論文題目
學生
101
具自我校正應用於生醫感測之廉價低功耗高精度時域類比至數位轉換器
林韋成
101
應用於八倍超取樣D類立體聲放大器之十六位元數位脈衝寬度調變器
廖建昇
101
卓佩蓉
101
胡奕強
100
高效柔切式直流/交流變流器控制晶片
李雅穎
100
應用於高訊雜比之D類音頻放大器之高精度數位脈衝寬度調變器
謝侑良
100
以現場可程式化閘陣列實現延遲回繞法為基礎之時間至數位轉換器
賴威諭
10
高效能交錯式半橋串聯諧振轉換控制晶片
邱冠幀
100
具高精度及低功耗之時域類比至數位轉換器
劉彥宏
100
低功耗低供應電壓敏感度之高精度時域智慧型溫度感測器
陳怡伶
99
具3.9微微秒解析度之自我校準式時間至數位轉換電路
古孝澤
99
以現場可程式化閘陣列實現低製程、電壓與溫度變異敏感性之時間至數位轉換電路
鄭秀喆
99
具數位自我校正之寬頻高精度數位脈衝寬度調變器
劉正偉
99
低PVT變異敏感性之高精度時域智慧型溫度感測器
羅立澤
99
雙延遲鎖定迴路為核心之高精度數位至時間轉換器
楊家睿
98
以非線性電容實現之高精度資料轉換器
周祐生
98
高精度時域類比至數位轉換器
林亞毅
98
低供應電壓敏感度高精度之智慧型溫度感測器
彭友均
98
高效智慧型半橋串聯諧振轉換控制晶片
林昆鴻
97
以兩組多相位鎖相迴路實現之高精度數位至時間轉換器
王堉鋅
97
低抖動電流式循序漸近校準延遲鎖定迴路
胡孝慈
97
基於脈波縮減/擴增機制之低抖動寬範圍工作週期校正電路
陳怡瑾
97
以FPGA實現之高精度游標卡尺法數位至時間轉換電路
陳柏宇
97
以循序逼近負載電容調整為基礎之高精度工作週期校正電路
陳首志
97
具數位自我校正之游標卡尺式時間至數位轉換器
彭郁涵
96
雙PLL核心之高精度數位至時間轉換器
嚴吉緯
96
具數位校準之時間至數位轉換器
劉亭君
96
低功耗廉價之循序漸進式智慧型溫度感測器
蔡健明
96
具高精度自我校準脈衝擴展器之時間至數位轉換器
王凱民
95
利用脈波縮減/增加機制之工作週期校正電路
陳世崴
95
游標卡尺法之時間至數位轉換器
沈宥昇
95
使用互補延遲線之數位脈波寬度調變器
朱俊彥
95
具備可程式數位設定點之時間軸混合模式溫度感測器
陳拓光
94
切換電容式二階三角積分器
鄭彥誠
94
游標尺式數位至時間轉換器
王鈞弘
94
適用於IEEE802.11a CMOS 5.2G前端電路及UWBLNA
辜東陽
93
傳輸線效應在不同頻域的低雜訊放大器之研究
江茂興
93
以SOPC實現投影與樹狀決策式之光學字元辨識
洪偉騰
93
具自動校準功能之循環式時間至數位轉換器
張育麒
93
具自我校準之游標卡尺法時間至數位轉換器
鄭家麒
92
以循環式時間至數位轉換器為基礎之溫度至數位轉換器
呂文福
92
循環式時間至數位轉換器溫敏特性之研究及其應用
劉安偉
91
溫度補償之高精度循環縮減法時間至數位轉換器
張 洧
91
CMOS射頻前級接收電路之研製
古官田
91
低溫敏時間至數位轉換器之設計製作及其應用
陳俊吉
91
以游標卡尺延遲線為核心之時間至數位轉換器
蔡志忠
指導專題 |
|||
學年 |
專題題目 |
學生 |
|
98 |
DPWM-脈波寬度調整電路 |
A12卓佩蓉 |
|
98 |
PLL design低抖動鎖相迴路設計 |
A13劉其昀 |
|
98 |
數位溫度感測電路 |
B20連芳儀 |
|
98 |
積體電路佈局之面積配置最佳化研究 |
B21賴俊良 |
|
98 |
|
B19張祐翰 |
|
98 |
DLL延遲鎖定迴路 |
B18吳微俊 |
|
97 |
以TSPC電路組態實現之高速除頻電路 |
A22許志源 A22陳星光 |
|
97 |
除頻電路 |
A23郭柏伸 A23楊宗翰 |
|
97 |
低抖動鎖相迴路設計 |
A24王致幃 A24邱冠幀 |
|
96 |
時間量測IC之自動化測試平台研製 |
B025羅天翔 |
|
96 |
工作週期校正電路 |
B013梁如齊 |
|
96 |
Duty Cycle Corrector |
B046吳俊億 |
|
96 |
責任週期校正波形產生器 |
B010劉俊傑 |
|
96 |
數位控制振盪器 |
A013楊博文 |
|
96 |
以single shot來量測FPGA-based時間至數位轉換電路 |
B3035蔡加禾 |
|
95 |
類比積體電路佈局 |
A031鄭兆文 A017林宗慶 |
|
95 |
高精度數位至類比轉換器 |
A003吳仁鉅 A019江奇翰 |
|
95 |
類比積體電路設計 |
B029陳柏璁 |
|
94 |
垂直式平板電容架構 |
B038吳瑞騏 |
|
94 |
平面薄膜冷光源EL驅動路之IC研製 |
A001王冠傑 A066李東哲 |
|
94 |
類比積體電路佈局研究 |
A012徐志明 A013賴彥誠 |
|
94 |
多相位鎖相迴路之數位至時間轉換器 |
A033陳首志 A005王堉鋅 |
|
93 |
類比積體電路設計 |
13A93 A034蘇信嘉 A048張雅婷 |
|
93 |
類比IC設計 |
A011任永星 |
|
93 |
LCD模組或IC電路測試 |
A012蔡俊彬 A090李春田 |
|
92 |
LCD萬用測試系統 |
B028黃郁心 B029王世勳 |
|
92 |
Linux工作站架設與資訊安全之研究 |
B017陳彥良 B015蘇哲弘 |
|
92 |
日光燈電子安定器 |
B038陳拓光 B014沈宥昇 |
|
92 |
管線式類比數位轉換器 |
A001褚坤達 A070許資樺 A013蔡侑倫 |
|
91 |
類比積體電路設計及模擬 |
A052辜東陽 A107丁振國 A103黃崇華 |
|
91 |
LCD展示及測試系統設計 |
B018黃瑞展 A020陳俊廷 |
|
91 |
網頁與資料庫整合設計 |
B014游志彥 B017羅彥雄 |
|
91 |
網頁與資料庫整合設計 |
B036郭泓鋕 B055利英禦 |
|
90 |
網頁與資料庫之整合設計-識別條碼系統於網際網路之應用 |
A015孫丕昇 A023李俊逸 |
|
90 |
衛星接收器及頭端系統設計 |
A046翁連奕 A111莊士毅 |
|
90 |
類比IC設計 |
A067陳帝云 A005簡萬獅 |
|
90 |
LCD C語言發展系統 |
B027譚登陽 B015陳仕凡 B039馬漢裕 |
|
89 |
Windows式頻譜分析儀 |
A013曾國峰 A058黃逸權 |
|
89 |
電腦網路之維護與程式開發 |
A169呂衿同 A163陳獄東 |
|
89 |
電腦網路之維護與程式開發 |
A012吳柏昇 A037吳崇斌 |
|
89 |
LCD模組電路與程式設計 |
A143廖振佑 A157邱志凱 |
|
指導學生之特殊榮譽 |
|
年份 |
事蹟 |
‧2012 |
指導碩士班學生劉正偉榮獲國家晶片系統設計中心 (CIC) 類比IC優等設計奬 |
‧2012 |
指導碩士班學生胡奕強、劉彥宏榮獲100學年度教育部大專校院積體電路(IC)設計競賽研究所全客戶設計組佳作 |
‧2011 |
劉正偉、劉彥宏「採用脈衝縮減器並具寬範圍數位自我校正之高精度數位脈衝寬度調變器」第十一屆旺宏金矽獎評審團銀獎 |
‧2002 |
北區技職院校專題製作競賽「衛星接收器及頭端系統設計」,甲類電子組最佳作品呈現獎 |
‧2002 |
最佳專題「台灣2002年光電科技研討會網站實務」 |